Сверхбыстродействующий АЦП с возможностью каскадирования
Прислано mer на October 22 2009 12:49:55
Суть предложения: Предлагается АЦП (фиг. 1), состоящий из буферного усилителя BF входного аналогового сигнала со входа AIN, сигнал с которого подается на положительные входы аналоговых компараторов A1-An...
Расширенные новости
Суть предложения: Предлагается АЦП (фиг. 1), состоящий из буферного усилителя BF входного аналогового сигнала со входа AIN, сигнал с которого подается на положительные входы аналоговых компараторов A1-An. На отрицательные входы этих компараторов подаются опорные уровни с матрицы резисторов R-R, подключенной к уровням –U и +U опорного напряжения. Выходные сигналы компараторов подаются на приоритетный шифратор CD, выходы A0-Am которого являются выходами данных АЦП DATA. Для подключения к шине данных эти выходы должны быть с тремя состояниями, управляемые входом OE, на который подается сигнал управления чтением RDDATA.
Для обеспечения возможности каскадирования необходимы вывод +Ue, который подключен к последней средней точке матрицы R-R или отрицательному входу старшего компаратора, и выход IAC шифратора CD, который индицирует активное состояние какого-либо из его входов I0-In, т.е. является объединением их по «И». С него берется внешний сигнал DEX. Самый сложный с аппаратной точки зрения случай подключения с каскадированием показан на фиг.2. В простейшем случае возможно организовать чтение данных с выходов DATA и DEX по разным адресам, тогда входов управления RDDATA будет больше.
Преимущества и особенности:
1. Максимальная скорость АЦП;
2. Для реализации 20-ти разрядного АЦП необходимо 1048576 компаратора, реализация их на одном кристалле ИМС вполне реальна.